รายละเอียดโครงการวิจัย รหัสโครงการ : TRG4680032 ชื่อโครงการ : การพัฒนาและออกแบบสถาปัตยกรรม VLSI ประสิทธิภาพสูงสำหรับการตรวจจับผู้ใช้หลายรายแบบบลายด์ในระบบไดเรกต์ซีเควนซ์ซีดีเอ็มเอ Design of an efficient VLSI architecture for blind multiuser detection in a DS-CDMA system หัวหน้าโครงการ : เผ่าภัค ศิริสุข ทีมวิจัย : เผ่าภัค ศิริสุข หัวหน้าโครงการ สุเจตน์ จันทรังษ์ นักวิจัยที่ปรึกษา Danilo. P. Mandic นักวิจัยที่ปรึกษา วันที่เริ่มโครงการ : 1 ก.ค. 2546 วัตถุประสงค์ : 1 เพื่อพัฒนาและออกแบบสถาปัตยกรรม VLSI ปป ประสิทธิภาพสูงสำหรับการตรวจจับผู้ใช้หลายรายแบบ บลายด์สำหรับระบบ DS-CDMA ที่สามารถนำไปสร้างเป็นวงจรรวมเบ็ดเสร็จได้ 2 เพื่อศึกษาวิจัยและรวบรวมอัลกอริธึมที่เหมาะสม ในการลดความซับซ้อนในการคำนวณ (Computational comple สถิติการเปิดชม : 674 ครั้ง ดาวน์โหลด : 30 ครั้้ง แจ้งปัญหาการดาวน์โหลดที่นี่ (* หากไม่สามารถดาวน์โหลดได้) รายงานวิจัย ฉบับสมบูรณ์: รายงานวิจัยฉบับสมบูรณ์ (Full Paper) บทคัดย่อ (Abstract) : แสดงบทคัดย่อ เลือกดาวน์โหลดแบบลิงค์ :